Отправить сообщение
Дом > продукты > Обломок IC флэш-памяти > СДВИГОВЫЙ РЕГИСТР ЛОГИКИ СИЛЫ обломока интегральной схемаы TPIC6595N 8-разрядный

СДВИГОВЫЙ РЕГИСТР ЛОГИКИ СИЛЫ обломока интегральной схемаы TPIC6595N 8-разрядный

Категория:
Обломок IC флэш-памяти
Цена:
Negotiate
Способ оплаты:
T/T, западное соединение, PayPal
Спецификации
Подача напряжения логики, VCC (см. не заметьте НИКАКУЮ БИРКУ):
7 v
Ряд ввода напряжения логики, VI:
– 0,3 v до 7 v
Напряжение тока сток-к-источника силы DMOS, VDS (см. примечание НИКАКАЯ БИРКА):
45 v
Непрерывное течение анода диода источник-стока:
1 a
Пульсированное течение анода диода источник-стока:
2 a
Самое интересное:

chip in electronics

,

small scale integrated circuits

Введение

СДВИГОВЫЙ РЕГИСТР ЛОГИКИ СИЛЫ 8-разрядный


Низкое Ω 1,3 rDS (дальше)…

►Типичная энергия… 75 mJ лавины

►8 выходов транзистора силы DMOS 250-mA

►Непрерывно протекающий ток

►1.5-A пульсировало настоящий в

►Напряжение тока струбцины выхода выхода на 45 v

►Приборы Cascadable

►Потребление низкой мощности

описание

TPIC6595 сдвиговый регистр монолитовой, высоковольтной, сильнотоковой силы 8-разрядный конструированный для пользы в системах которые требуют относительно высокой силы нагрузки. Прибор содержит встроенную струбцину напряжения тока на выходах для индуктивной переходной защиты. Применения водителя силы включают реле, соленоиды, и другие средств-настоящие или высоковольтные нагрузки.

Этот прибор содержит 8-разрядное сериал-в, параллельный-вне сдвиговый регистр который кормит 8-разрядный D типа регистр хранения. Передачи данных как через перенос, так и через регистры хранения на поднимая крае часов перенос-регистра (SRCK) и часов регистра (RCK) соответственно. Данные по передач регистра хранения к буферу выхода когда shiftregister освобождается (SRCLR) высоки. Когда SRCLR низко, сдвиговый регистр входного сигнала освобожен. Когда выход позволяет (g) держится высоко, все данные в буферах выхода держатся низко и все выходы стока. Когда g держится низким, данные от регистра хранения прозрачны к буферам выхода. Серийный выход (ВЫХОД SER) учитывает каскадировать данных от сдвигового регистра к дополнительным приборам.

Выходы низко-сторона, транзисторы открыт-стока DMOS с оценками выхода 45 v и возможности непрерывной раковины 250-mA настоящей. Когда данные в буферах выхода низки, выходы DMOS-транзистора. Когда данные высоки, выходы DMOS-транзистора имеют возможность раковины настоящую

Обеспечены, что облегчают отдельные штыри земли уровня силы и логики максимальную гибкость системы. Штыри 1, 10, 11, и 20 внутренне соединены, и каждый штырь необходимо внешне соединиться с землей электрической системы для того чтобы уменьшить паразитную индуктивность. Одноточечный штырь связи между 19, землю логики (LGND), и штыри 1, 10, 11, и 20, земли силы (PGND), необходимо внешне сделать некоторым образом которая уменьшает помеху между логикой и цепями нагрузки.

TPIC6595 охарактеризовано для деятельности над работая диапазоном температур случая – 40°C к 125°C

схема входов и выходов

Отправьте RFQ
Запас:
MOQ:
20